MAX 7032S ALTERA

Electronique numérique / Circuits logiques programmables EPLD, CPLD, FPGA d'Altera ou de Xilinx VHDL, Verilog ou SystemC

Modérateur : Modérateur

dcastelo
NOUVEAU
NOUVEAU
Messages : 13
Inscription : 09 janv. 2008 12:37

MAX 7032S ALTERA

Message par dcastelo »

Salut à tous!

Pour le MAX7032S, les signaux OE1, OE2, GCLK1, GCLK2, GCLRn doivent être utilisés de quelle manière? Ils sont pas forcément utilisés n'est-ce pas? Je peux me contenter de les mettre à la masse et fonctionner avec les I/O?
J'ai fait pas mal de VHDL, mais malheureusement sur une carte toute faite, donc j'ai un doute sur le cablage du composant..

Merci d'avance! :P

Danny

I-robot
NOUVEAU
NOUVEAU
Messages : 2
Inscription : 04 janv. 2007 18:48
Localisation : deux sèvres
Contact :

Message par I-robot »

Bonsoir,

Sur la version 7032S ces pins peuvent êtres utilisées comme des entrées suplémentaires.
C'est la raison pour laquelle on trouve sur la doc Altera (version 44 pin plcc) 36 user I/O pins 32 + 4).
Cette version est également programmable aves un programmateur d'EPROM :
Voir : http://www.positron-libre.com/electroni ... -dil48.htm

voir : http://www.positron-libre.com/electroni ... e-7064.htm

Olivier

Répondre